版权说明 操作指南
首页 > 成果 > 成果详情

一种可扩展高速FPGA嵌入式ECC电路设计

认领
导出
下载 Link by 中国知网学术期刊 Link by 维普学术期刊 Link by 万方学术期刊
反馈
分享
QQ微信 微博
成果类型:
期刊论文
论文标题(英文):
A Extensible and High Speed FPGA Embedded ECC Circuit Design
作者:
薛海鹏;李湘洲;旷春桃;孟维;郭远良
作者机构:
[薛海鹏; 李湘洲; 旷春桃; 孟维; 郭远良] 中南林业科技大学材料科学与工程学院
语种:
中文
关键词:
现场可编程逻辑门阵列(FPGA);流水线
关键词(英文):
ECC
期刊:
复旦学报(自然科学版)
期刊(英文):
Journal of Fudan University(Natural Science)
ISSN:
0427-7104
年:
2014
卷:
53
期:
4
页码:
441-445
基金类别:
国家高技术研究发展计划(2012AA012001)资助项目;
机构署名:
本校为其他机构
院系归属:
材料科学与工程学院
摘要:
针对当前现场可编程门阵列(FPGA)嵌入式帧检错与纠错(ECC)电路速度低、可扩展性差的不足,设计了一种新型可扩展的高速流水线型帧ECC电路.它充分利用FPGA回读数据的特征,在FPGA回读数据的同时完成单帧数据的ECC校验,不占用额外的存储资源.每一级流水线的延时相对于整个FPGA配置电路的延时而言是非常小的,不会影响到整个FPGA配置电路的速度.实验结果表明,和Xilinx设计的ECC电路相比,本设计的平均最高工作频率是其1.5倍,平均资源占用率仅为其10%.此外,该帧ECC电路具有良好的扩展性,通过调整流水线的级数就能够很好地适应FPGA配置位流结构的改变.
摘要(英文):
Due to the low speed and poor scalability of the FPGA embedded ECC circuit,this paper presents a novel pipelined frame ECC circuit with high performance and good scalability.It takes full advantage of the feature of the readback data from FPGA array,it can complete the ECC check for a single frame of data without any additional storage resources while reading back the data.The delay of each pipeline is very small relative to the entire FPGA configuration circuit,so it will not affect the speed of the FPGA configuration circuit.The experimental ...

反馈

验证码:
看不清楚,换一个
确定
取消

成果认领

标题:
用户 作者 通讯作者
请选择
请选择
确定
取消

提示

该栏目需要登录且有访问权限才可以访问

如果您有访问权限,请直接 登录访问

如果您没有访问权限,请联系管理员申请开通

管理员联系邮箱:yun@hnwdkj.com